면적·전력소모량 최적화… ASIC·FPGA 설계 가능

Arm은 저전력·소형 애플리케이션프로세서(AP) 설계자산(IP) ‘코어텍스(Cortex)-A5’를 디자인스타트 프로그램(DesignStart program)에 포함시켰다고 22일 밝혔다.



디자인스타트 프로그램은 맞춤형 반도체(ASIC) 또는 프로그래머블반도체(FPGA)를 Arm 코어를 기반으로 빠르게 설계, 개발할 수 있도록 도와준다. 


‘Cortex-A5’는 40㎚ 공정에서 만들었을 때 0.3㎜ 미만의 크기(Footprint)로 전력소모량은 100㎼/㎒에 불과해 코어텍스-A 시리즈 중 가장 효율이 좋다. 성능은 Cortex-A7, Cortex-A9, Cortex-A32 프로세서의 성능 대비 70~80% 정도다.


고급 SIMD 데이터 처리 기능을 갖춘 쿼드코어나 기계학습(ML) 또는 기타 프로세서에 신속히 연결할 수 있는 고성능 가속기 포트로 구성할 수 있다.

Arm은 리눅스 사용이 가능한 Arm 코어를 저렴하게 활용할 수 있도록 지원한다. Arm 전문가들의 1년 설계 지원이 포함된 IP 액세스는 7만5000달러(약 8500만원)이며, 한 번에 제대로 된 실리콘 설계를 할 수 있도록 3년 지원이 포함된 옵션은 15만달러(약 1억7000만원)다.  

레디-투-런(ready-to-run) 운영 체제와 미들웨어, 코덱, 애플리케이션을 실행해 얻을 수 있는 프로젝트 시간과 비용은 다른 프로세서보다 적어 소프트웨어 개발 작업에서만 엄청난 비용 절감 효과를 누릴 수 있다.

또 Arm 신경망 추론 엔진을 활용. Cortex-A5로 고급 머신 러닝 기기를 구현할 수 있다.

디자인스타트 Cortex-A5 패키지에는 면적 및 전력에 최적화된 시스템온칩(SoC) 개발을 위한 유연한 시스템 IP가 포함됐다.

‘Arm 코어링크(CoreLink) NIC-400’은 설계 유연성과 더불어 구성 가능한 저전력 연결을 제공하고, 업계 표준 코어사이트(CoreSight) 디버그 및 추적 솔루션과 트러스트존(TrustZone) 기술도 활용 가능하다.

설계가 끝나면 Arm의 아티산(Artisan) 피지컬(Physical) IP로 출시 시간을 한층 앞당길 수 있다. 또한 250나노부터 50나노에 이르는 공정 기술을 가진 18개 파운드리 파트너가 지원하는 설계 실행 플랫폼도 활용할 수 있다.

저작권자 © KIPOST(키포스트) 무단전재 및 재배포 금지